LAPORAN AKHIR 1 MODUL 4




Laporan Akhir 1 Modul 4
PERCOBAAN 1
1. Jurnal
[Kembali]




2. Alat Dan Bahan [Kembali]
  1. Panel DL 2203D 
  2. Panel DL 2203C 
  3. Panel DL 2203S 
        4. Jumper




3. Rangkaian Simulasi [Kembali]

4. Prinsip Kerja Rangkaian [Kembali]
   Pada rangkaian percobaan 1, rangkaian ini menggunakan 4 buah flip flop. Pada Flip Flop 1, kaki S dihubungkan ke B6', kaki J dihubungkan ke Q flip flop kedua, kaki K dihubungkan ke Q' flip flop kedua, kaki C dihubungkan ke output gerbang AND,  kaki R dihubungkan ke B0, dan untuk Q dihubungkan ke H7. Pada Flip Flop 2, kaki S dihubungkan ke B5', kaki J dihubungkan ke Q flip flop ke tiga, kaki K dihubungkan ke Q' flip flop ketiga, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H6. Pada Flip Flop 3, kaki S dihubungkan ke B4', kaki J dihubungkan ke Q flip flop ke empat, kaki K dihubungkan ke Q' flip flop keempat, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H5. Sedangkan untuk flip flop 4, kaki S dihubungkan ke B3', kaki J dihubungkan ke B1, kaki K dihubungkan ke B1', kaki C dihungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H4. Sedangkan untuk input dari kaki AND sendiri dihubungkan pada B2 dan clk.
        Nilai B0 sampai B6 akan divariasikan untuk membuktikan terjadinya shift register, dimana akan terjadi pergeseran nilai ouputnya dari kanan ke kiri. Setelah nilai input divariasikan maka dapat ditentukan apakah nantinya sifat register tersebut, apakah bersifat SISO, SIPO, PISO, atau PIPO.
        Setelah dilakukan percobaan, maka didaptkan bahwa untuk kondisi 1 bersifat SISO, dimana input masuk satu persatu, kemudian keluar satu persatu juga. Untuk kondisi 2 bersifat SIPO, dimana inputan masuk satu persatu kemudian keluar secara bersamaan. Untuk kondisi 3 bersifat PISO, dimana inputan masuk secara bersamaan, kemudian keluar satu - persatu. Dan untuk kondisi 4 bersifat PIPO, dimana inputan masuk secara bersamaan dan keluar secara bersamaan juga.

5. Video Rangkaian [Kembali]


6. Analisa [Kembali]
   1. Analisa Output yang dihasilkan tiap tiap kondisi
    - Kondisi Pertama
B3-B6=0
B0, B2=0
B1=X Dont care
    Pada kondisi ini menunjukan bahwa SISO, Karna input masuk secara seri dan output keluar secara seri juga
    - Kondisi Kedua
B3-B6 = 0
B1 = x
B0 = 0
B2 = ↓
    Pada kondisi ini menunjukan SIPO karna input masuk secara seri keluar secara bersamaan
    - Kondisi Ketiga
B3-B6=X
B1=0
B0, B2=1
    Pada kondisi ini menunjukan SIPO karna input masuk secara seri/satu persatu dan keluar secara paralel
    -Kondisi Keempat
B3-B6= X
B0= 1
B1, B2= 0
Pada Kondisi ini menunjukan PIPO karna input masuk secara bersamaan keluar secara bersamaan juga
2. Jika gerbang And pada rangkaian di hapus, sumber clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan
    - Apabila gerbang and dihapus dan clock dihubungkan ke flip flop maka output rangkaian tidak berpengaruh di kondisi SISO gerbang AND ditambahkan supaya saat switch dihubungkan padagerbang AND logika 0 maka keluaran clock tidak aktif sehingga keluaaran secara paralel maka jika gerbang AND dihapus tidak dapat berfungsi secara paralel.

7. Link Download [Kembali]
Download HTML klik disini
➤Download Simulasi Rangkaian klik disini
➤Download Video Praktikum klik disini
Download Datasheet klik disini

Komentar

Postingan populer dari blog ini

Line Follower

TUGAS BESAR SISTEM DIGITAL

MODUL 1