LAPORAN AKHIR 1 MODUL 2




Laporan Akhir 1 Modul 2
PERCOBAAN 1
1. Jurnal
[Kembali]



2. Alat Dan Bahan [Kembali]
  1. Panel DL 2203D 
  2. Panel DL 2203C 
  3. Panel DL 2203S 
        4. Jumper





3. Rangkaian Simulasi [Kembali]

4. Prinsip Kerja Rangkaian [Kembali]
1) Rangkaian Sederhana 1 : B= 1, D=1, A=1, C’=0, D= 1 
        Saat rangkaian diberi sumber tegangan sebesar 5v  maka arus akan mengalir pada swicth B yang berlogika 1 dan D yang berlogika satu juga. selanjutnya pada gerbang logika XOR dimana pada gerbang logika XOR, di mana keluarannya akan nol jika masukannya berjumlah genap, dan keluarannya akan 1 jika masukannya ganjil. Karena masukannya sama sama 1, dimana kalau ditotalkan masukannya maka akan berjumlah genap, maka untuk keluaran  XOR akan bernilai 0 (nol). 
           Selanjutnya pada gerbang logika AND yang menerapkan sistem perkalian artinya keluaran akan bernilai 1 jika semua nilai input adalah 1, dan jika salah satu atau lebih input ada yang bernilai nol maka output akan bernilai nol. Dari kondisi ini semua swicth pada gerbang logika AND berlogika 1 begitupun dengan pada C', dimana masukan awalnya bernilai 0, tetapi karena ada gerbang logika NOT yang outputnya berlawanan dengan inputnya maka untuk outputnya berlogika 1. Hal ini menyebabkan output dari gerbang logika AND ini beroutput 1 karna semua inputnya erlogika 1. 
            Selanjutnya pada gerbang logika OR dimana jika salah satu atau lebih input bernilai 1 maka output akan bernilai 1. Nilai output bernilai 0 hanya pada jika nilai semua input bernilai 0. Pada kondisi pada percobaan ini, input dari gerbang logika XOR bernilai nol dan input dari gerbang logika AND bernilai satu, maka output dari gerbang OR akan bernilai satu (1) sehingga ada arus yang dapat mengalir melewati LED, sehingga LEDnya menyala.

2) Rangkaian Sederhana 2 : B= 1, D=1, A= 1, B=1, C’=0.
      Saat rangkaian diberi sumber tegangan sebesar 5v  maka arus akan mengalir pada swicth B yang berlogika 1 dan D yang berlogika satu juga. selanjutnya pada gerbang logika XOR dimana pada gerbang logika XOR, di mana keluarannya akan nol jika masukannya berjumlah genap, dan keluarannya akan 1 jika masukannya ganjil. Karena masukannya sama sama 1, dimana kalau ditotalkan masukannya maka akan berjumlah genap, maka untuk keluaran  XOR akan bernilai 0 (nol). 
           Selanjutnya pada gerbang logika AND yang menerapkan sistem perkalian artinya keluaran akan bernilai 1 jika semua nilai input adalah 1, dan jika salah satu atau lebih input ada yang bernilai nol maka output akan bernilai nol. Dari kondisi ini semua swicth pada gerbang logika AND berlogika 1 begitupun dengan pada C', dimana masukan awalnya bernilai 0, tetapi karena ada gerbang logika NOT yang outputnya berlawanan dengan inputnya maka untuk outputnya berlogika 1. Hal ini menyebabkan output dari gerbang logika AND ini beroutput 1 karna semua inputnya erlogika 1. 
            Selanjutnya pada gerbang logika OR dimana jika salah satu atau lebih input bernilai 1 maka output akan bernilai 1. Nilai output bernilai 0 hanya pada jika nilai semua input bernilai 0. Pada kondisi pada percobaan ini, input dari gerbang logika XOR bernilai nol dan input dari gerbang logika AND bernilai satu, maka output dari gerbang OR akan bernilai satu (1) sehingga ada arus yang dapat mengalir melewati LED, sehingga LEDnya menyala.


5. Video Rangkaian [Kembali]


6. Analisa [Kembali]
    1. Bagaimana cara B0 dan B1 sama-sama diberikan logika 0, apa yang terjadi pada rangkaian?
B0 terletak pada kaki R sedangkan B1 terletak pada kaki S. Kaki R dan S tersebut diberi inputan 0 maka outputnya adalah J-K flip flop Q = 1 , Qbar = 1 dan untuk 0 fli[ flop Q = 1 ,Qbar = 1. Kondisi ini merupakan kondisi yang dilarang karena keadaannya tidak stabil. 
    2. Bagaimana jika B3 diputuskan/tidak dihubungkan pada rangkaian, apa yang terjadi pada                    rangkaian?
Karena B3 terhubung dengan clock di J-K flip flop, apabila B3 diputus maka apabila input pada J-K flip flop diganti ganti tidak akan ada perubahan apapun pada outputnya karena nilai J-K flip flop juga dipengaruhi oleh clock.
    3. Bagaimana pengaruh pln R-S pada J-K dan D flip flop?
pln R dan S pada flip flop adalah input yang digunakan untuk mengatur atau mengubah keadaam internal flip flop.
-Ketika R=0 S=0 flip flop tidak terdapat perubahan (Nc)
-Ketika R=0 S=1 flip flop direset, keluaran Q=1
-Ketika R=1 S=0 flip flop diset, keluaran Q=1
-Ketika R=1 S=1 flip flop keluarannya tidak valid (terlarang)
7. Link Download [Kembali]
Download HTML klik disini
➤Download Simulasi Rangkaian klik disini
➤Download Video Praktikum klik disini
Download Datasheet klik disini

Komentar

Postingan populer dari blog ini

Line Follower

TUGAS BESAR SISTEM DIGITAL

MODUL 1